Москва

+7 495 741-65-70

Корзина пуста
В воскресенье 27 ноября с 20:00 до 21:00 на сайте будут проводиться технические работы. В указанное время сайт может быть недоступен.
Загрузка списка товаров из файла
SALE!-10% -20% -30% -40% -50% -60%
дефицитные компоненты

ПЛИС FPGA

  • Производитель
  • Наименование
  • Корпус
  • Задержка
  • Напряжение питания
  • Кол-во логических вентилей
  • Примечание
  • Кол-во регистров
  • Кол-во входов-выходов
  • Семейство
  • Кол-во логических ячеек
  • Рабочая температура
Найдено: 3120
Вид:
Наименование
|
Рекомендуем
Наличие
Цена с НДС
Отгрузка
Корпус
Задержка
EP1C3T100C8N (ALT)

EP1C3T144C8N (ALT)

EP3C10E144C7N (ALT)

EP3C16Q240C8N (ALT)

EPF8452ATC100-3 (ALT)

XC2S100-5TQG144I (XILINX)

XC2S100-6TQ144C (XILINX)

XC2S30-5TQ144I (XILINX)

XC2S50-5TQ144I (XILINX)

XC2S50-5TQG144C (XILINX)

XC3S200-4PQG208C (XILINX)

XC3S50-4TQ144C (XILINX)

XC3S50AN-4TQG144C (XILINX)

XC6SLX9-2CSG225I (XILINX)

XCS10XL-4TQ144C (XILINX)

XCS30-3TQ144I (XILINX)

XCS30XL-4TQ144C (XILINX)

XCS30XL-4VQ100C (XILINX)

Basys 3 Artix-7 FPGA Trainer Board (DIGILENT)

Core3S250E (WAVESHAR)

Программируемая логическая интегральная схема ПЛИС (PLA, PLD) – это электронное устройство содержащее набор многофункциональных логических ячеек позволяющее запрограммировать их логику работы, связи, порты вывода по определенному алгоритму, определяемому пользователем. ПЛИС разделяются на два вида: FPGA – программируемая пользователем вентильная матрица и CPLD – многофункциональное программируемое логическое устройство, содержащее массив макроячеек и коммутационную матрицу. FPGA – имеет большее количество логических вентилей, до нескольких миллионов, но энергонезависимая память отсутствует, и для загрузки конфигурации из внешней памяти требуется некоторое время. Таким образом, ПЛИС функционирует на основе внутренних связей между логическими элементами, в отличие от микроконтроллеров в которых логические операции осуществляются программно. Учитывая это понятно, что ПЛИС могут работать быстрее, чем микроконтроллеры, в которых реализации логических операций производится за несколько тактов.

Количество логических вентилей в FPGA может достигать нескольких миллионов. Максимальное количество входов/выходов достигает тысячи и определяется количеством выводов корпуса. Время задержки у FPGA 2-6 нс, у CPLD больше – 4-25 нс.

Для программирования ПЛИС необходим программатор и среда программирования. Необходимую конфигурацию можно задать с помощью принципиальной схемы или специальных языков Verilog, VHDL и др.

В ДКО Электронщик можно купить преобразователи интерфейсов производства мировых лидеров: Altera, Xilinx, Microchip и др.

  • Москва
  • Санкт-Петербург
  • Мурманск
  • Ульяновск
  • Новосибирск
  • Екатеринбург
  • Краснодар
  • Нижний Новгород
  • Воронеж
  • Уфа
  • Челябинск
  • Самара
  • Красноярск
  • Казань
  • Ростов-на-Дону
  • Саратов
  • Пермь
  • Томск
  • Иркутск
  • Омск
  • Тюмень

Актуальность предложений на товары в корзине истекла, данные были удалены 27.11.2022 в 00:00:00 (Мск.) Список позиций из корзины сохранен в Списке товаров
Актуальность предложений на товары в корзине истекла, данные были удалены 27.11.2022 в 00:00:00 (Мск.) Зарегистрируйтесь или авторизуйтесь на сайте, если регистрировались ранее, чтобы сохранять список товаров из корзины

Данный товар получен от клиентов, которые купили его для целей производства, но он оказался не востребован. Возможно отсутствие ГТД и страны происхождения.